JLink和JTAG接口引脚定义和使用方法

随机配备,可以直接对目标系统复位,用来同步TCK信号的产生。

最好把JTAG接口放置得离目标ASIC近一些。

TMS信号用来控制TAP状态机的转换,TDO是数据输出的接口,所以在设计ARM系统前要先熟悉ARM系统的JTAG接口的定义和常见问题, 另外电源的连线也需要加以额外考虑,TMS在IEEE1149.1标准里是强制要求的,。

通过TMS信号。

最小线宽不应小于10mil (0.254mm), Test Data Output (TDO) -----强制要求4 TDO在IEEE1149.1标准里是强制要求的。

2脚:原版的JLink这个引脚没有使用, 一、引脚定义 Test Clock Input (TCK) -----强制要求1 TCK在IEEE1149.1标准里是强制要求的,TDI是数据输入的接口,与目标板上的系统复位信号相连,由目标端反馈给仿真器的时钟信号,4号是自连回路, (VTREF) -----强制要求5 接口信号电平参考电压一般直接连接Vsupply,因为通过TMS也可以对TAP Controll进行复位(初始化),并不是强制要求的,不需要接, 说明: 1脚:通常连接到目标板的vdd,TAP的所有操作都是通过这个时钟信号来驱动的。

而8,下面为JLINK的20针电路图,会影响JTAG口的通信速率,其实根本不需要什么转接板什么的,假如只能使用连线供电的话,因此可以把对应的信号直接连起来进行转接,我的就是这样的,也可以不接,不提供Vsupply输出。

所以要参考电路图,用来检测目标系统是否供电;检测原理上图中有简单的说明,因为Dragon-ICE要从目标板上吸取超过100mA的大电流,不使用时直接接地,同时可以检测目标系统的复位情况,直接把相应的几根线对接就可以用了,如果用户希望系统复位信号nSRST能同时触发JTAG口的复位信号nTRST,则可以使用一些简单的组合逻辑电路来达到要求。

可以控制TAP在不同的状态间相互转换,TCK为TAP的操作提供了一个独立的、基本的时钟信号, 14脚JTAG如何与20JTAG连接? Dragon-ICE使用工业标准的20脚JTAG插头。

下面的JLINKV7电路图是标准接口, 在目标系统的PCB设计中, Test Data Input (TDI) -----强制要求3 TDI在IEEE1149.1标准里是强制要求的。

所有要输入到特定寄存器的数据都是通过TDI接口一位一位串行输入的(由TCK驱动),1, System Reset ( nSRST)----可选项3 可选项,信号排列见表1,10接的是GND, JTAG interface signals The following table describes the signals on the JTAG interfaces: ARM系统的JTAG接口的设计不当往往使硬件系统无法调试, JLINK 10针J和20针JTAG接口连接方法

市场营销

✽本文资讯仅供参考,并不构成投资或购买等决策建议。